Альбом принципиальных схем IBM PC ХТ/АТ/Super АТ-386/486 и их периферийных устройств.

Данное издание предназначено для специалистов в области ремонта и технического обслуживания, а также разработчиков персональных компьютеров и дополнительных устройств к ним. Материал альбома подобран с расчетом охватить максимальное количество разнообразных вариантов исполнения аппаратных средств. Для этого все принципиальные схемы, имеющиеся в нашем арсенале, были отсортированы по элементной базе или комплектам сверхбольших чипов, используемых в них, а наиболее типичные их представители собраны в этот альбом. На каждом листе альбома принципиальных схем, в правом нижнем углу расположен штамп-идентификатор листа. В верхней строке штампа присутствуют сведения об авторском праве на данный продукт: название Акционерного общества “STARS & S” и номер телефона в г.Москве (095)-275-96-87 (первые три цифры - код города Москвы). На следующей строке расположено название данной схемы. Схемы, состоящие из нескольких листов, имеют внутреннюю нумерацию. Номер листа в схеме расположен за словом Sheet, а количество листов в схеме - за словом of. Пример: Sheet 3 of 16 - лист третий из схемы на шестнадцати листах.

Ответственный за выпуск Стародубцев В.Н.
Технический редактор Хмблинин О.М.
Художественный редактор Хмелинин О.М.
Корректор Козлова М.А.
Компьютерный набор Хмелинин О.М.
Подготовка чертежей Тимошенко Д.Г., Родионов Д.И., Павлов О.В., Хмелинин О.М.
Оригинал-макет подготовил Хмелинин О.М.

2 апреля 1993г. Московская типография АО “Звезды и С”, АЗ, Тир. 1000, Зак. \ 23

СОДЕРЖАНИЕ АЛЬБОМА:

  1. Принципиальная схема IBM PC XT (1-ый вариант, 6 листов) ………… 5
    Данная схема является одним из первых образцов компьютеров семейства IBM PC XT. Реализована на стандартных элементах средней интеграции фирмы INTEL.
  2. Принципиальная схема IBM PC XT (2-ой вариант, 9 листов) ………… 11
    В основном аналогична предыдущей схеме, отличается организацией оперативного запоминающего устройства ёмкостью 640К.
  3. Принципиальная схема IBM PC XT (3-ий вариант, 8 листов) ………… 20
    Данная схема реализована с применением одного сверхбольшого чипа Acer M1101. Его полным аналогом является микросхема 80С088 в исполнении фирмы UMC.
  4. Принципиальная схема IBM PC XT (4-ый вариант, 17 листов) ……….. 28
    Данная схема реализована с применением сверхбольшого чипа Faraday FE2010A в части материнской платы. В одноплатном варианте компьютера присутствуют коммуникационные порты ввода/вывод, контроллеры гибкого и жёсткого дисков, а также адаптер видеомонитора. Обычно применяется в компьютерах класса LAPTOP.
  5. Принципиальная схема IBM PC AT INTEL (1-ый вариант, 22 листов) …….45
    Данная схема является одним из первых образцов компьютеров семейства IBM PC АТ. Реализована на стандартных элементах средней интеграции фирмы INTEL.
  6. Принципиальная схема IBM PC AT Chips and Technologies (2-ой вариант, 7 листов) .. 67
    Схема реализована с применением комплекта сверхбольших чипов фирмы Chips and Technologies в составе 82С211, 82С212, 82С215, 82С206. На материнской плате также организован контроллер жесткого диска (WD37C85) и контроллер коммуникационных портов ввода/вывода (VL16С452). Предусмотрена возможность подключения модулей памяти SIMM.
  7. Принципиальная схема IBM PC AT VLSI (3-ий вариант, 7 листов) ……… 74
    Схема реализована с применением комплекта сверхбольших чипов фирмы VLSI в составе: VL82C100, VL82C101. VL82C102, VL82C103. VL82C104
  8. Принципиальная схема IBM PC AT Chips and Technologies (4-ый вариант, 8 листов) .. 81
    Схема реализована с применением комплекта сверхбольших чипов фирмы Chips and Technologies в составе: 82C201, 82С202, 82С203, 82С204, 82С205, а также элементов средней интеграции фирмы INTEL: 8237А, 8259А, 8042.
  9. Принципиальная схема IBM PC AT Chips and Technologies (5-ый вариант, 19 листов) .. 89
    Схема реализована с применением комплекта сверхбольших чипов фирмы Chips and Technologies в составе 82С211 82С212. 82С215, 82С206.
  10. Принципиальная схема IBM PC AT COMPAQ (6-ой вариант, 30 листов) ….. 108
    Схема реализована с применением специализированного комплекта сверхбольших чипов фирмы COMPAQ.
  11. Принципиальная схема IBM PC AT CIC (7-ой вариант, 8 листов) ……. 138
    Схема реализована с применением комплекта сверхбольших чипов фирмы CIC в составе CIC83745, CIC83746.
  12. Принципиальная схема IBM PC AT SUNTAC (8-ой вариант, 9 листов) ….. 146
    Схема реализована с применением комплекта сверхбольших чипов фирмы SUNTAC в составе: ST628C001, ST628C002. ST628C003. ST628C004, ST628C006, ST628C008.
  13. Принципиальная схема IBM PC AT HEADLAND TECHNOLOGY Inc (9-ый вариант, 10 листов) …. 155
    Схема реализована с применением комплекта сверхбольших чипов фирмы HEADLAND TECHNOLOGY Inc в составе: GC101. GC102. Сверхбольшой чип GC102 используется в данной схеме дважды в одном из двух режимов: режимах буферов адреса и данных.
  14. Принципиальная схема IBM PC AT APRICOT (10-ый вариант, 8 листов) …… 165
    Схема реализована с применением специализированного комплекта сверхбольших чипов фирмы APRICOT.
  15. Принципиальная схема IBM PC AT-386SX (1-ый вариант, 9 листов) ……. 173
    Схема реализована с применением комплекта сверхбольших чипов фирмы Chips and Technologies в составе: 82С241. 82С242. 82С206, 82С636, 82C631. В схеме предусмотрена возможность применения одного из микропроцессорных комплектов: 80286/287 или 80386SX/387SX. На последнем листе схемы указаны контрольные точки, используемые при тестировании материнской платы компьютера, а также схема устройства для определения контрольных точек прохождения программы POST.
  16. Принципиальная схема IBM PC АТ-386 SER (2-ой вариант, 16 листов) ……. 182
    Схема реализована с применением комплекта сверхбольших чипов фирмы Chips and Technologies в составе: 82С301, 82С302, 82С303. 82С304. 82С305. 82С306. 82С206.
  17. Принципиальная схема IBM PC АТ-386 STANDART (3-ий вариант, 12 листов) …. 198
    Схема реализована с применением комплекта сверхбольших чипов фирмы Chips and Technologies в составе 82С301, 82С302. 82С303, 82С304, 82С305, 82С306. 82С206. Предусмотрена возможность применения одного из математических сопроцессоров 80387 или 80287.
  18. Принципиальная схема IBM PC АТ-486 (12 листов) ………… 206
    Наиболее распространённая схема компьютера класса IBM PC AT-486DX с применением комплекта сверхбольших чипов фирмы Chips and Technologies в составе 82С491, 82С392. 82С206. В качестве математического сопроцессора применяется микросхема 4167 фирмы WEITEK.
  19. Принципиальная схема адаптера CGA (6 листов) …………… 218
    Построена на микросхеме Motorola 6845, выполняющей все основные функции по обработке сигналов изображения. Данный адаптер позволяет реализовать 7 режимов отображения, три из которых графические, остальные - алфавитно-цифровые.
  20. Принципиальная схема платы ввода/вывода, содержащая видеоадаптер стандарта MCGA, параллельный порт и контроллер “мыши” (BUS Mouse) (2 листа) . 224
    Схема реализована на микросхеме G-7 высокой степени интеграции. Реализует однокристальный вариант совмещенного адаптера MCGA вместе с параллельным портом и контроллером “мыши”. Используется также микросхемы памяти 41464 и ПЗУ таблицы символов.
  21. Принципиальная схема платы ввода/вывода, содержащая видеоадаптер стандарта CGA и параллельный порт ввода/вывода (5 листов) . 226
    Схема построена на микросхеме 6845 реализующей функции адаптера CGA совместно с микросхемой G-55 и параллельным портом на микросхеме средней интеграции.
  22. Принципиальная схема адаптера стандарта EGA Chips & Technologies (1-ый вариант, 4 листа) .. 231
    Построена на комплекте СБИС 82431, 82432, 82433, 82434, выпускаемом фирмой CHIPS&Technologies (общее название CS82400 ENHANCED GRAPHICS CHIPset). Адаптер EGA на данном комплекте СБИС полностью программно и апаратно совместим с IBM EGA и программно совместим сверху вниз с IBM CGA и IBM MDA дисплейными адаптерами. Комплект включает в себя: 82431 - контроллер графики; 82432 - контроллер синхронизации; 82433 - контроллер атрибутов; 82434 - контроллер ЭЛТ.
  23. Принципиальная схема видеоадаптера стандарта EGA Chips & Technologies (2-ой вариант, 4 листа) .. 235
    Построена на комплекте СБИС 82435-82436. Комплект СБИС 82435-82436 является улучшением комплекта 82431-82434 фирмы CHIPS & Technologies. В комплект входят: 82435 - расширенный графический контроллер (EGA); 82436 - интерфейс шины; 82435 объединяет в себе функции 4 СБЙС. 82431, 82432, 82433, 82434 с дополнительной поддержкой логики и регистром эмуляции CGA, Геркулеса и монохромных режимов. 82436 - шинный интерфейс, обеспечивает взаимо действие шин, дешифрацию адресов портов ввода/вывода и памяти, переключение тактовых частот и чтение переключателей конфигурации.
  24. Принципиальная схема видеоадаптера стандарта EGA Paradise (3-ий вариант, 2 листа) .. 239
    Схема представляет собой адаптер EGA в духкристальном варианте: PBI - шинный интерфейс. PEGА - непосредственно контроллеры EGA. Адаптер имеет 256К видеопамяти на микросхемах 4464-12 и ПЗУ 27128.
  25. Принципиальная схема видеоадаптера стандарта VGA Acumos (1-ый вариант, 1 лист) .. 241
    Видеоадаптер реализован на однокристальном контроллере AVGA1 фирмы Acumos.
  26. Принципиальная схема видеоадаптера стандарта VGA Paradise (2-ой вариант, 4 листа) .. 242
    Схема представляет собой однокристальный адаптер Paradise VGA на сверхбольшом чипе PVGA1A.
  27. Принципиальная схема видеомонитора MDA (1 лист)
  28. Принципиальная схема монитора стандарта EGA фирмы Philips (2 листа) ….. 253
  29. Принципиальная схема монитора стандарта VGA фирмы Philips (6 листа) ….. 255
  30. Принципиальная схема контроллера на гибких дисках для IBM PC AT (4 листа) … 261
    Контроллер предназначен для подключения двух встроенных и двух внешних 5 1/4-дюймовых НГМД двойной плотности. Метод кодирования - MFM. Контроллер построен на базе NEC mPD765. В схеме сепаратора данных используются микросхемы фирмы Motorola МС4044 и МС4024.
  31. Принципиальная схема накопителя на гибком диске стандарта XT (Double Density) (1-ый вариант, 3 листа) .. 265
    Схема выполнена на микросхемах средней степени интеграции.
  32. Принципиальная схема накопителя на гибком диске стандарта XT (Double Density) фирмы ТЕАС (2-ой вариант, 1 лист) .. 268
    Схема выполнена на микросхемах высокой степени интеграции.
  33. Принципиальная схема двухстороннего 40-дорожечного НГМД (2 листа) …… 269
    Двусторонний 40-дорожечный НГМД-5,25 использует FM-метод кодирования. Позиционирование головок осуществляется 4-фазным шаговым двигетелем. В схеме применяются микросхемы малой и средней интеграции.
  34. Принципиальная схема совмещенного контроллера НЖМД и НГМД для IBM PC AT (1-й вариант, 5 листов) .. 271
    Контроллер винчестера с форматом записи MFM выполнен на микросхемах фирмы Western Digital WD1010. WDI100 и фирмы Intel 8740. Контроллер накопителя на гибком диске реализован на широко распространенной микросхеме фирмы Intel 8272, поддерживает накопители форматов Double и High Density.
  35. Принципиальная схема совмещенного контроллера НГМД и НЖМД для IBM PC AT MHDC-400D (2-й вариант. 6 листов) .. 276
    Контроллер винчестера с форматом записи MFM выполнен на комплекте микросхем фирмы Western Digital WD2010. WD1015, WD1100. WD1200. WD2016. Контроллер накопителя на гибком диске реализован на микросхемах фирмы Western Digital WD37C65, являющейся функциональным аналогом микросхемы Intel 8272. поддерживает накопители форматов Double и High Density.
  36. Принципиальная схема контроллера НЖМД (6 листов) ….. 282
    Контроллер может использоваться для позиционирования одного или двух НЖМД по интерфейсу ST 402/506. В контроллере применяется MFM-метод кодирования. Передача данных осуществляется по DMA. В контроллере установлен PROM (2732) и буфер сектора (2×2148). Помимо микросхем малой, средней интеграции и дискретных элементов в контроллере используются западные БИС MSC А(В,С).
  37. Принципиальная схема НЖМД емкостью 10 Мб, используемый в IBM PC XT (3 листа) .. 288
    Схема выполнены на дискретных элементах малой и средней интеграции с минимальным использованием БИС. Эти схемы удобны для изучения НЖМД.
  38. Принципиальная схема НЖМД емкостью 20 Мб, используемый в IBM PC XT (3 листа) .. 291
    Схема выполнены на дискретных элементах малой и средней, интеграции с минимальным использованием БИС. Эти схемы удобны для изучения НЖМД.
  39. Принципиальная схема НЖМД ST-251 (3 листа) ………… 294
  40. Принципиальная схема 101-клавишной клавиатуры ХТ/АТ (1-й вариант, 1 лист) …… 297
    Клавиатура выполнена по стандартной схеме на микросхеме 8049
  41. Принципиальная схема 101-клавишной клавиатуры ХТ/АТ (2-й вариант, 2 листа) ….. 298
    Клавиатура выполнена по стандартной схеме на микросхеме 8048.
  42. Принципиальная схема параллельного порта (1 лист) ………. 300
    Схема реализована на микросхемах средней степени интеграции без применения специализированных чипов.
  43. Принципиальная схема последовательного порта (1 лист) … 301
    Схема реализована на микросхеме 8250 являющейся асинхронным элементом связи и осуществляющей преобразования данных из параллельного представления в последовательный и наоборот.
  44. Принципиальная схема игрового порта (1 лист) ………. 302
    Схема реализована на микросхемах средней степени интеграции и представляет собой игровой порт.
  45. Принципиальная схема платы портов ввода/вывода (1-й вариант, 3 листа) …. 303
    Плата портов ввода/вывода поддерживает два последовательных и один параллельный порт. Последовательный порт реализован на микросхеме NC16450, являющейся аналогом микросхемы 82С450 фирмы Intel. Параллельный порт собран на микросхемах средней степени интеграции.
  46. Принципиальная схема платы портов ввода/вывода - 2 вариант (2-й вариант, 1 лист) .. 306
    Плата портов ввода/вывода поддерживает два последовательных, один параллельный порт и один Game-порт (подключение джойстика). Реализована на микросхеме 83747 фирмы CIC.
  47. Принципиальная схема 3-кнопочной “мыши” GENIUS GM-6 (1 лист) …. 307
    Схема 3-кнопочной “мыши” GENIUS GM-6, типа “Serial” (подключается к последовательному порту ввода/вывода). Схема выполнена на микросхеме 8048 и таймере NE555.
  48. Принципиальная схема 3-кнопочной “мыши” DGX-300 (1 лист) ……… 308
    Схема 3-кнопочной “мыши” DОХ-ЗОО, типа “Serial” (подключается к последовательному порту). Схема выполнена на микросхеме 154ТМ17С и таймере NE555.
  49. Принципиальная схема 3-кнопочной “мыши” KQ-4B (1 лист) ……. 309
    Схема 3-кнопочной “мыши” KQ-4B, типа “Serial” (подключается к последовательному порту). Схема выполнена на микросхеме 8827 НВ и таймере NE555.
  50. Принципиальная схема 24-игольчатого принтера EPSON LQ-1050 фирмы Seyko (6 листов) …. 310
    Широко распространенная схема на специализированных микросхемах.
  51. Принципиальная схема принтера LX 800 (1 лист) …. 316
    Схема реализована на процессоре mPD7810 с использованием сопроцессора Е05А03, выполняющим функции управления механическими устройствами принтера.
  52. Принципиальная схема принтера CITIZEN 180D (3 листа) …. 317
    Принтер построен на процессоре M50734SP и имеющая в своем составе ППЗУ на основе 27256/27512 для управляющих кодов и 27256 для таблиц символов. Принтер имеет в своем составе 32К оперативной памяти. Управление 9-ти игольчатой печатающей головкой производится посредством микросхемы НА13408.
  53. Принципиальная схема принтера STAR ( 3 листа) …….. 320
    Схема реализована с применением комплекта чипов: МВ623153 - в качестве сопроцессора и управления механикой. На листе 2 представлена схема адаптера для работы по последовательному интерфейсу.
  54. Принципиальная схема блока питания IBM PC XT (1 лист) …… 321
    Блок питания выполене на базе двухтактного полумостового регулируемого преобразователя, собранного на транзисторах Ql, Q2; конденсаторах С5, С6; силовом трансформаторе Т4, управляющем трансформаторе Т2. Терморезистор TR1 ограничивает на допустимом уровне броски пусковых токов через диоды выпрямительного моста. Входной помехоудаляющий фильтр выполнен на элементах Cl, Tl, С32, СЗ, С4. Информация о токе через транзисторы Ql, Q2 снимается с помощью трансформатора тока ТЗ.Для ослабления электромагнитных помех используются демпфирующие RC-цепочки: C9R9, C19R33, C209R34, C21R37. Блок выработки сигнала POWER GOOD выполнен на транзисторе Q7.
  55. Принципиальная схема блока питания IBM PC AT (1-ый вариант, 1 лист) … 322
    Блок питания выполнен на базе двухтактного полумостового регулируемого преобразователя, собранного на транзисторах Ql, Q2; силовом транзисторе Т4 и управляющем трансформаторе ТЗ. Стабилизация выходных напряжений осуществляется методом ШИМ с помощью специализированной микросхемы IC-1. Блок выработки сигнала POWER GOOD выполнен на ОУ IC-2.3, IC-2.4. Блок питания запускается в автогенераторном режиме, а потом переходит в режим с внешним управлением от микросхемы IC-1.
  56. Принципиальная схема блока питания IBM PC AT (2-ой вариант, 1 лист) …. 323
    Блок питания выполнен на основе двухтактного регулируемого полумостового преобразователя на транзисторах Ql, Q2, на силовом трансформаторе ТЗ, управляющем трансформаторе Т2 и трансформаторе тока Т1. После автогенераторного запуска преобразователя микросхемой IC-1 осуществляется режим принудительного управления преобразователем. Эта микросхема получает питание с выходжа самого преобразователя. Узел выработки сигнала POWER GOOD выполнен на операционном усилителе IC-2.3 и транзисторе Q6. Выходное напряжение -5В формируется из напряжения -12В с помощью интегрального стабилизатора IС-3.
  57. Принципиальная схема блока питания IBM PC AT (3-ий вариант, 1 лист) …. 324
    Блок питания выполнен на основе двухтактного регулируемого полумостового преобразователя на транзисторах Q1 и Q2, на силовом трансформаторе ТЗ и управляющем трансформаторе Т1. После автогенераторного запуска транзисторы Q1 и Q2 принудительно управляются микросхемой IC-1, получающей питание с выхода преобразователя. Выходное напряжение -5В формируется из напряжения -12В с помощью интегрального стабилизатора IC-2. Узел формирования сигнала POWER GOOD выполнен на микросхеме IC-3.
  58. Принципиальная схема блока питания IBM PC AT (4-ый вариант, 1 лист) …. 325
    Блок питания выполнен на основе двухтактного регулируемого полумостового преобразователя с внешним управлением от специализированной микросхемы IC-1. Преобразователь выполнен на транзисторах Ql, Q2, на силовом трансформаторе Т4, управляющем трансформаторе ТЗ и трансформаторе тока Т2. Прецизионная стабилизация по каналам -5В и -12В обеспечивается интегральными стабилизаторами IC-2 и IC-3. Блок выработки сигнала POWER GOOD собран на транзисторе Q4.
  59. Принципиальная схема блока питания IBM PC АТ-386 (1 лист) … 326
    Блок питания выполнен на основе двухтактного полумостового преобразователя. Преобразователь выполнен на силовом трансформаторе Т2, управляющем трансформаторе Т1, емкостном делителе С5, С6 и транзисторах Ql, Q2. Преобразователь запускается в автогенераторном режиме, а затем переходит в режим с внешним управлением от специализированной микросхемы IC-1. Блок выработки сигнала POWER GOOD выполнен на транзисторах Q7-Q11.

Navigation